АвтоАвтоматизацияАрхитектураАстрономияАудитБиологияБухгалтерияВоенное делоГенетикаГеографияГеологияГосударствоДомДругоеЖурналистика и СМИИзобретательствоИностранные языкиИнформатикаИскусствоИсторияКомпьютерыКулинарияКультураЛексикологияЛитератураЛогикаМаркетингМатематикаМашиностроениеМедицинаМенеджментМеталлы и СваркаМеханикаМузыкаНаселениеОбразованиеОхрана безопасности жизниОхрана ТрудаПедагогикаПолитикаПравоПриборостроениеПрограммированиеПроизводствоПромышленностьПсихологияРадиоРегилияСвязьСоциологияСпортСтандартизацияСтроительствоТехнологииТорговляТуризмФизикаФизиологияФилософияФинансыХимияХозяйствоЦеннообразованиеЧерчениеЭкологияЭконометрикаЭкономикаЭлектроникаЮриспунденкция

Диагностирование логических схем на функциональных элементах

Читайте также:
  1. I. Решение логических задач средствами алгебры логики
  2. II. Решение логических задач табличным способом
  3. III. Решение логических задач с помощью рассуждений
  4. IV. Список мифологических имен,
  5. RS-триггеры на логических элементах
  6. А 55. ЗАКОНОМІРНОСТІ ДІЇ КОЛОГИЧЕСКИХ ФАКТОРІВ НА ЖИВІ ОРГАНІЗМИ
  7. А) ПЕРЕВОД ИДИОМ (ФРАЗЕОЛОГИЧЕСКИХ СРАЩЕНИЙ)
  8. Актуальность исследования геронтопсихологических проблем
  9. Анализ технических требований чертежа, выявление технологических задач и условий изготовления детали
  10. Аналитическая деятельность командира по анализу и оценке морально-психологических состояний военнослужащих
  11. Атомистический материализм как основа психологических воззрений античных философов
  12. Базальной мембране клубочка), что в значительной степени определяет степень морфологических

Методы и процедуры контроля исправности логических схем, построенных на функциональных элементах, более сложны по сравнению с РКС. Для функциональных схем различают три понятия:

Неиспрваность – это физический дефект, происходящий внутри аппаратуры, или брак программной компоненты. Примеры: обрывы проводников, повреждения полупроводниковых приборов, неправильное написание программы и т.п.

Ошибка – это проявление неисправности на каких-либо линиях схемы, в шинах или регистрах микропроцессорной системы. Пример: появление логического 0 вместо логической 1 на линии схемы, не связанной непосредственно с выходом неисправного элемента.

Отказ – это нарушение некоторой функции, которую должна выполнять схема. Отказ возникает вследствие ошибки на выходе схемы. Например, это может быть невключение или ложное включение какого-либо объекта.

На рисунке 1 изображена причинно-следственная связь между этими понятиями.

Рисунок 1 - Причинно-следственная связь

Принципиальное значение при построении алгоритмов диагностирования имеют модели неисправностей. Модель неисправностей – есть абстрактное представление некоторого множества дефектов повреждений, которые могут иметь место в аппаратуре. Свойства моделей зависят от пяти основных характеристик, описывающих неисправности: причина, природа, длительность, влияние, значение.

Существуют четыре главных причины возникновения неисправностей:

— ошибки спецификаций, допущенные при проектировании;

— ошибки производства;

— дефекты компонентов;

— внешние возмущения.

По природе неисправности бывают в аппаратных средствах и в программных средствах. Длительность – характеризует время действия неисправности (постоянные – действуют неограниченное время, временные – могут появляться и исчезать на короткие промежутки времени, перемежающиеся (сбои) - появляются, исчезают и снова появляются периодически). Влияние неисправности может быть местным и глобальным (например, пропадание питания - имеет глобальное влияние на работу всей системы). Значение неисправности может быть постоянным (определенное значение), а может изменяться в течение периода действия неисправности (неопределенное значение).

 

Рассмотрим основные распространенные модели неисправностей. Наиболее эффективной и простой является м одель логической константной неисправности. Ее определяют три допущения: 1) повреждение логического модуля эквивалентно, по своему действию, постоянной фиксации на его входах и выходах логических сигналов 0 или 1; 2) логическая функция, реализуемая модулем, не изменяется в результате возникновения неисправности; 3) неисправность является постоянной.

Эффективность модели определяется покрытием неисправностей. Говорят, что данная модель покрывает данную физическую неисправность, если последняя обнаруживается тестом, построенным для данной модели. Тесты для константных моделей обладают высоким покрытием неисправностей. В зависимости от технологии изготовления логических схем это покрытие составляет 80-95%. Однако в микроэлектронных схемах с высокой степенью интеграции существуют классы неисправностей, которые не описываются константными моделями. Рассмотрим наиболее распространенные такие модели.

Установлено, что вход-выходное поведение неисправных логических схем, выполненных по МОП- и КМОП-технологиям, не может быть всегда точно описано моделью константных неисправностей. В этом случае применяется модель транзистора как простого идеального переключателя (по аналогии с контактом в контактных схемах). Данная модель предполагает, что повреждения транзисторов могут быть двух видов (как у контактов): постоянное размыкание (stuck open fault) и постоянное замыкание (stuck short fault). В дальнейшем эти неисправности будем называть «обрыв» и «замыкание» транзистора.

Отметим еще два вида распространенных неисправностей, не являющихся константными. Большую долю повреждений в современных микроэлектронных схемах с высокой степенью интеграции составляют короткие замыкания между линиями схемы или мостиковые неисправности ( bridging fault). При изготовлении печатных плат и интегральных схем их доля может составить 50-60%. Эти неисправности изменяют логическую функцию, реализуемую схемой. Логическое моделирование короткого замыкания линий осуществляется с помощью элемента И, если сигнал «логический 0» доминирует в схеме над сигналом «логическая 1», или с помощью элемента ИЛИ в противном случае. Методам поиска неисправностей типа «короткое замыкание» посвящен вопрос 29.

Важной областью тестирования является в настоящее время обнаружение временных неисправностей. Это связано с тем, что с увеличением быстродействия время переключения транзисторных схем становится соизмеримым с временем распространения электрических сигналов в монтажных проводах и дорожках печатных плат. Поэтому временные отклонения с большой вероятностью могут нарушать правильную работу логических схем. Рассматриваются две модели временных задержек (delay fault) – это задержки элемента (gate delay fairit) и задержки пути (path delay fault).

 

 


1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 | 12 | 13 | 14 | 15 | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 | 31 | 32 | 33 | 34 | 35 | 36 | 37 | 38 | 39 | 40 | 41 | 42 | 43 | 44 | 45 | 46 | 47 | 48 | 49 | 50 | 51 | 52 | 53 | 54 |

Поиск по сайту:



Все материалы представленные на сайте исключительно с целью ознакомления читателями и не преследуют коммерческих целей или нарушение авторских прав. Студалл.Орг (0.003 сек.)